Sandeep Saini 
Low Power Interconnect Design [PDF ebook] 

الدعم

This book provides practical solutions for delay and power reduction for on-chip interconnects and buses. It provides an in depth description of the problem of signal delay and extra power consumption, possible solutions for delay and glitch removal, while considering the power reduction of the total system. Coverage focuses on use of the Schmitt Trigger as an alternative approach to buffer insertion for delay and power reduction in VLSI interconnects. In the last section of the book, various bus coding techniques are discussed to minimize delay and power in address and data buses.

€96.29
طرق الدفع

قائمة المحتويات

Part I Basics of Interconnect Design.- Introduction to Interconnects.- CMOS Buffer.- Part II Buffer and Schmidt trigger Insertion Techniques for Low Power Interconnect Design.- Buffer Insertion as a Solution to Interconnect Issues.- Schmidt Trigger Approach.- Part III Bus Coding Techniques for Low Power Interconnect Design.- Bus Coding Techniques.

قم بشراء هذا الكتاب الإلكتروني واحصل على كتاب آخر مجانًا!
لغة الإنجليزية ● شكل PDF ● صفحات 152 ● ISBN 9781461413233 ● حجم الملف 5.2 MB ● الناشر Springer New York ● مدينة NY ● بلد US ● نشرت 2015 ● للتحميل 24 الشهور ● دقة EUR ● هوية شخصية 4334256 ● حماية النسخ DRM الاجتماعية

المزيد من الكتب الإلكترونية من نفس المؤلف (المؤلفين) / محرر

18٬868 كتب إلكترونية في هذه الفئة